用戶名: 密碼: 驗證碼:

ClariPhy 于OFCNFOEC 2009推出采用MLSE技術(shù)的10Gbps CDR

摘要:ClariPhy公司在OFC/NFOEC 2009上宣布推出帶有最大可能序列估計(MLSE)的10Gbps時鐘和數(shù)據(jù)恢復(fù)(CDR)集成電路(IC),型號為CL1012。

單芯片CMOS CDR10G EDC開啟新的里程碑

         ClariPhy公司在OFC/NFOEC 2009上宣布推出帶有最大可能序列估計(MLSE)的10Gbps時鐘和數(shù)據(jù)恢復(fù)(CDR)集成電路(IC),型號為CL1012。

10Gbps CDR是一款全數(shù)字單芯片CMOS IC,其新功率和新性能將為光纖通訊網(wǎng)絡(luò)內(nèi)部修復(fù)——電子色散補(bǔ)償(EDC)開啟一座新的里程碑。

這款CL1012 CDR采用65 nm CMOS工藝,以及10×10 mm2 flip chip BGA封裝,運(yùn)行速率從9.9 11.4 Gb/s,容忍±4,000 ps/nmCD,差分群延遲為100 ps。CL1012主要應(yīng)用包括300 pin MSA轉(zhuǎn)發(fā)器和XFP收發(fā)器。

MLSE又被稱為最大似然序列檢測,是理論上最優(yōu)的EDC架構(gòu)之一,該理論通過評估一個接收數(shù)據(jù)的樣本序列,來判斷最有可能的發(fā)射序列。MLSE通常被用在低速通訊領(lǐng)域,如硬盤驅(qū)動和聲帶調(diào)制。

目前只有專門研制高速通信IC的無晶圓半導(dǎo)體設(shè)計公司ClariPhyMLSE技術(shù)應(yīng)用到10Gbps速率的CMOS芯片中,因此,在融合了CMOS的低成本和功率優(yōu)勢的同時,也獲得了最高性能。

   受到帶寬需求加速增長的驅(qū)動,運(yùn)營商將在牢牢控制成本的前提下,不得不從已鋪設(shè)光纖網(wǎng)絡(luò)中擠出更多的容量。”Ovum副總裁Daryl Inniss表示,MLSE被認(rèn)為是一種極有價值的新興EDC技術(shù),加上低功耗和低成本的優(yōu)勢,非常有潛力在電信領(lǐng)域大展身手。

(信息來源:光電新聞網(wǎng))

內(nèi)容來自:訊石光通訊咨詢網(wǎng)
本文地址:http://3xchallenge.com//Site/CN/News/2009/03/24/20090324022728634250.htm 轉(zhuǎn)載請保留文章出處
關(guān)鍵字: ClariPhy OFC/NFOEC 2009 10Gbps CDR
文章標(biāo)題:ClariPhy 于OFCNFOEC 2009推出采用MLSE技術(shù)的10Gbps CDR
【加入收藏夾】  【推薦給好友】 
免責(zé)聲明:凡本網(wǎng)注明“訊石光通訊咨詢網(wǎng)”的所有作品,版權(quán)均屬于光通訊咨詢網(wǎng),未經(jīng)本網(wǎng)授權(quán)不得轉(zhuǎn)載、摘編或利用其它方式使用上述作品。 已經(jīng)本網(wǎng)授權(quán)使用作品的,應(yīng)在授權(quán)范圍內(nèi)使用,反上述聲明者,本網(wǎng)將追究其相關(guān)法律責(zé)任。
※我們誠邀媒體同行合作! 聯(lián)系方式:訊石光通訊咨詢網(wǎng)新聞中心 電話:0755-82960080-188   debison