安捷倫科技(Agilent Technologies)日前宣布,為使用邏輯分析儀調(diào)試現(xiàn)場(chǎng)可編程門陣列(FPGA)提供業(yè)內(nèi)第一個(gè)商用動(dòng)態(tài)探頭應(yīng)用程序。
Agilent B4655A FPGA動(dòng)態(tài)探頭邏輯分析應(yīng)用程序明顯改善了調(diào)試Xilinx FPGA的工程團(tuán)隊(duì)的工作效率,包括Virtex-II、Virtex-II Pro和Spartan-3系列。
新的應(yīng)用程序與芯片上虛擬探頭技術(shù)交互,使得邏輯分析儀能夠?yàn)槊總€(gè)調(diào)試針腳測(cè)量最多64個(gè)內(nèi)部FPGA信號(hào),而傳統(tǒng)邏輯分析儀則對(duì)每個(gè)調(diào)試針腳僅測(cè)量一個(gè)內(nèi)部FPGA信號(hào)。新的邏輯分析應(yīng)用程序使得工程師能夠選擇要探測(cè)的新的內(nèi)部信號(hào)組,而不要求耗費(fèi)大量時(shí)間重新匯編設(shè)計(jì)。
可編程邏輯可以處理高級(jí)電路功能,使設(shè)計(jì)工程師能夠靈活地滿足高要求項(xiàng)目的經(jīng)濟(jì)限制和市場(chǎng)限制。業(yè)內(nèi)正廣泛使用邏輯分析儀,進(jìn)行FPGA調(diào)試和驗(yàn)證。
直到現(xiàn)在,改變探測(cè)點(diǎn)有時(shí)需要花費(fèi)幾個(gè)小時(shí)的時(shí)間,因?yàn)楣こ處煴仨毟淖冊(cè)O(shè)計(jì),重新匯編FPGA,以選擇一組新的內(nèi)部信號(hào)?,F(xiàn)在,設(shè)計(jì)人員可以使用FPGA動(dòng)態(tài)探頭在幾秒鐘內(nèi)執(zhí)行相同的任務(wù),為設(shè)計(jì)小組更快地檢驗(yàn)Xilinx FPGA設(shè)計(jì)提供了一條新途徑。
在與安捷倫邏輯分析儀一起使用時(shí),F(xiàn)PGA動(dòng)態(tài)探頭允許設(shè)計(jì)人員同時(shí)選擇探測(cè)哪組內(nèi)部信號(hào)。此外,F(xiàn)PGA動(dòng)態(tài)探頭具有:
?。?、對(duì)每個(gè)物理調(diào)試針腳,支持最多64個(gè)內(nèi)部探點(diǎn),設(shè)計(jì)人員可以更好地在內(nèi)部查看信號(hào),加快調(diào)試速度;
?。?、2X數(shù)據(jù)壓縮選項(xiàng),最大限度地提高可以用于設(shè)計(jì)的針腳數(shù)量;
?。?、狀態(tài)分析模式和定時(shí)分析模式,第一次使得設(shè)計(jì)人員能夠靈活地查看一條電路,或把多條電路關(guān)聯(lián)起來,拓寬了調(diào)試功能;
?。础袴PGA設(shè)計(jì)工具中的內(nèi)部信號(hào)名稱自動(dòng)映射到邏輯分析儀設(shè)置上,大大加快信號(hào)命名速度,減少手動(dòng)設(shè)置錯(cuò)誤。
FPGA動(dòng)態(tài)探頭兼容新推出的Agilent 16900系列邏輯分析儀及Agilent 1680系列獨(dú)立式邏輯分析儀和1690系列PC主機(jī)式邏輯分析儀。